Intel 12代酷睿引入了异构大小核,AMD搞的则是同构大小核,并已在现有的锐龙7040U系列上做了尝试,使用Zen4、Zen4c的组合,下一代的锐龙8000系列移动版上将升级为Zen5、Zen5的搭档。
根据此前传闻,代号Strix Point的锐龙8050系列,将会配备最多4个Zen5、8个Zen5c核心,同时集成16个CU单元的RDNA3.5 GPU、算力翻番到20TOPS的二代锐龙AI引擎,热设计功耗范围依然是28-54W。
今天在网上看到了疑似锐龙8050处理器的CPU-Z、HWiNFO截图,可以看到大量基本信息,尤其是4个大核、8个小核,而且都支持多线程技术,都支持AVX-512指令集。
这两点,正是Intel大小核架构的致命缺陷。
无论Zen5还是Zen5c,每个核心的一级缓存都是完全一样的,均包括32KB指令缓存、48KB数据缓存,二级缓存则是每个大核单独1MB,每四个小核共享1MB,最后所有核心共享三级缓存(容量检测冲突疑为16MB)。
这种缓存体系,倒是和Intel的设计颇为相似。
不过最低6.3GHz、最高8.8GHz的频率,明显是检测错误,毕竟现在还是工程样品阶段。
总之,AMD这种同构大小核看起来更加合理一些,性能和功能更完整,也能让系统、软件更好地适配支持。
#免责声明#
①本站部分内容转载自其它媒体,但并不代表本站赞同其观点和对其真实性负责。
②若您需要商业运营或用于其他商业活动,请您购买正版授权并合法使用。
③如果本站有侵犯、不妥之处的资源,请联系我们。将会第一时间解决!
④本站部分内容均由互联网收集整理,仅供大家参考、学习,不存在任何商业目的与商业用途。
⑤本站提供的所有资源仅供参考学习使用,版权归原著所有,禁止下载本站资源参与任何商业和非法行为,请于24小时之内删除!